طراحی مدولاتور متعامد زمان پیوسته پیشخور برای گیرنده های چند استانداردی
طراحی و پیاده سازی یک مدولاتور دلتا سیگمای متعامد (QDSM)چند استانداردی زمان پیوسته (CT) مرتبه سه پایین گذر (LP) کم مصرف در این مقاله ارائه شده است. مدولاتور پیشنهادی در دو حالت حقیقی و متعامد، گیرنده های مخابراتی با استانداردهای WLAN/WCDMA/GSM را پشتیبانی می کند. در مد GSM به شکل حقیقی و تک بیتی، و در مدهای WLAN/WCDMA، جهت دستیابی به پهنای باند و SNR مورد نیاز این استانداردها، بصورت متعامد و با کوانتایزر چند بیتی کار می کند. این مدولاتور با ساختار پیشخور (FF) طراحی شده است و جهت کاهش مصرف توان، آپ امپهای جمع کننده انتهای فیلتر حلقه آن حذف شده اند. جهت حذف خطای عدم تطابق بین DAC های مسیرهای I و Q ازمبدل آنالوگ به دیجیتال مختلط (C_DAC) استفاده شده است. این مدولاتور در تکنولوژی CMOS 180 نانومتر پیاده سازی شده است. مقادیرSNR بدست آمده برای استانداردهای WLAN/WCDMA/GSM در سطح ترانزیستور بترتیب مقادیر 63/81، 9/75 و 54 دسی بل و ضریب شایستگی (FOM) بترتیب برابر (pj/conv) 63/1، 485/0 و 828/0 محاسبه شده است. این ساختار، در مقایسه با مدولاتورهای دلتا سیگمای مشابه ارائه شده در مقالات، در مدهای عملیاتی WLAN/WCDMA دارای FOM بهتری می باشد.
- حق عضویت دریافتی صرف حمایت از نشریات عضو و نگهداری، تکمیل و توسعه مگیران میشود.
- پرداخت حق اشتراک و دانلود مقالات اجازه بازنشر آن در سایر رسانههای چاپی و دیجیتال را به کاربر نمیدهد.