طراحی حلقه قفل تاخیر کم نویز با استفاده از مدار پمپ بار متقارن

پیام:
نوع مقاله:
مقاله پژوهشی/اصیل (دارای رتبه معتبر)
چکیده:
در این مقاله، مدار جدیدی برای بلوک پمپ بار (CP) برای کاربرد در حلقه قفل تاخیر ((DLL طراحی و سپس با استفاده از نرم افزار 2008 ADS بر مبنای فناوری µm 18/0TSMC CMOSRF و ولتاژ تغذیه 8/1 ولت در سطح ترانزیستور شبیه سازی شده است. با استفاده از DLL می توان هم زمانی دقیقی بین سیگنال های کلاک داخلی و خارجی ایجاد کرد. در این مقاله، حلقه قفل تاخیری شبیه سازی شده است که در آن به کمک مدار CP پیشنهادی مشکل عدم تطبیق جریان ها تا حد زیادی مرتفع شده و در نتیجه جیتر و خطای فاز استاتیکی در حد مطلوبی کاهش یافته است، به گونه ای که در نهایت جیتر موثر psec 7/3 در MHz920 حاصل گردید. در این حلقه، با وجود این که سیگنال های UP و DN در هر دوره تناوب متناسب با ناحیه کور فعال هستند، اما جریان قابل توجهی در خروجی CP جاری نمی شود، زیرا در آن سیگنال های UP و DN در محل منبع جریان قرار دارند و با روشن شدن هر کدام امکان انتقال جریان به خروجی مربوط به خودش در CP فراهم می شود. در عین حال، مانع انتقال جریان مربوط به کلید دیگری در صورت روشن شدن آن می شود.
زبان:
فارسی
صفحات:
1 تا 11
لینک کوتاه:
magiran.com/p2454112 
دانلود و مطالعه متن این مقاله با یکی از روشهای زیر امکان پذیر است:
اشتراک شخصی
با عضویت و پرداخت آنلاین حق اشتراک یک‌ساله به مبلغ 1,390,000ريال می‌توانید 70 عنوان مطلب دانلود کنید!
اشتراک سازمانی
به کتابخانه دانشگاه یا محل کار خود پیشنهاد کنید تا اشتراک سازمانی این پایگاه را برای دسترسی نامحدود همه کاربران به متن مطالب تهیه نمایند!
توجه!
  • حق عضویت دریافتی صرف حمایت از نشریات عضو و نگهداری، تکمیل و توسعه مگیران می‌شود.
  • پرداخت حق اشتراک و دانلود مقالات اجازه بازنشر آن در سایر رسانه‌های چاپی و دیجیتال را به کاربر نمی‌دهد.
In order to view content subscription is required

Personal subscription
Subscribe magiran.com for 70 € euros via PayPal and download 70 articles during a year.
Organization subscription
Please contact us to subscribe your university or library for unlimited access!