تکنیک ترانزیستورهای MOS توزیع شده با قابلیت تسهیل پیاده سازی تطبیق پویای عناصر در مبدل دیجیتال به آنالوگ باینری 10 بیتی
عملکرد مبدل های دیجیتال به آنالوگ هدایت جریانی، بخاطر عدم انطباق طول و عرض ترانزیستورها و اختلاف ولتاژ آستانه و ولتاژ ارلی آنها که ناشی از خطای پروسه ساخت است، محدود می گردد. هر چند روش های مختلفی برای تعدیل خطاهای ناشی از عدم انطباق المانها وجود دارد، اما این خطا به طور کامل قابل حذف نیست. در این مقاله تکنیک ترانزیستورهای MOS توزیع شده با قابلیت تسهیل پیاده سازی تطبیق پویای عناصر در مبدل دیجیتال به آنالوگ باینری ارایه شده است به نحوی که بدون نیاز به توان مصرفی بالا و پیچیدگی مداری زیاد امکان کاهش خطای ناشی از عدم انطباق ترانزیستورها و نیز خطای ناشی از تغییرات ولتاژ بار را فراهم آورده است. این تکنیک بر مبنای انتخاب تصادفی از میان تعداد معینی از بلوک های جریان واحد عمل می کند، برای تصادفی تر کردن هر چه بیشترکد تولیدی از یک مولد کد تصادفی و تمام جمع کننده به همراه رمزگشای 4 به 16 استفاده شده است. این تکنیک در ساختار مبدل دیجیتال به آنالوگ 10 بیتی باینری با تکنولوژی 180 نانو متر CMOS پیاده سازی شده است، جریان LSB 500 نانوآمپر و ولتاژ تغذیه 8/1 ولت و توان مصرفی این مبدل mW6/14 و شاخص SFDR مبدل با شبیه سازی تحت نرم افزار Cadence Spectre 27/60 دسیبل به دست آمده است.
- حق عضویت دریافتی صرف حمایت از نشریات عضو و نگهداری، تکمیل و توسعه مگیران میشود.
- پرداخت حق اشتراک و دانلود مقالات اجازه بازنشر آن در سایر رسانههای چاپی و دیجیتال را به کاربر نمیدهد.