بهبود سرعت مقایسه کننده دینامیکی تک فاز
در این مقاله، مقایسه گر دینامیکی تک-فاز با اضافه نمودن یک لچ NMOS کمکی در گره خروجی و دو ترانزیستور NMOS کلاک دار در گره های داخلی آن بهبود داده شده است. این لچ و ترانزیستورهای NMOS کلاک دار، بدون افزایش اثر بارگذاری خازنی و نویز بازگشتی بر روی طبقات قبلی و بعدی مقایسه گر، موجب افزایش سرعت مقایسه گر شدند. مقایسه گر پیشنهادی با صرف توان تلفاتی دینامیکی تقریبا یکسان نسبت به مقایسه گر متداول دارای سرعت بالاتر است. برای نشان دادن بهبود ویژگی های مذکور، مقایسه گرهای پیشنهادی و متداول در نرخ نمونه برداری -GS/s2 در پروسه 0.18-μm CMOS آنالیز و شبیه سازی گردیدند. در این مورد، خروجی های مقایسه گر پیشنهادی نسبت به مقایسه گر متداول تقریبا 18 پیکوثانیه (9%) سریع تر تعیین شدند. همچنین برای مقایسه عملکرد مقایسه گرهای پیشنهادی و متداول در مبدل ها، دو مبدل فلش 4-بیتی با به کارگیری مقایسه گرهای پیشنهادی و متداول در بلوک زنجیره های مقایسه کننده شان در فرکانس نمونه برداری -GS/s2 طراحی و شبیه سازی شدند. نتایج شبیه سازی ها، ضرایب شایستگی مبدل ها (FOM) با مقایسه گرهای پیشنهادی و متداول را به ترتیب pJ/conv.step-61/0 و pJ/conv.step-72/0 و تعداد بیت موثر خروجی (ENOB) مبدل ها را به ترتیب Bit-74/3 و Bit-45/3 نشان می دهند. علاوه بر آنآنآآ«، توان های تلفاتی آرایه مقایسه گرها در دو مبدل با مقایسه گرهای پیشنهادی و متداول به ترتیب –mW23/4 و –mW09/4 می باشند. همچنین تلفات توان دو مبدل، بدون توان های تلفاتی آرایه مقایسه گرهایشان به ترتیب mW-03/12 و mW-70/11 است.
- حق عضویت دریافتی صرف حمایت از نشریات عضو و نگهداری، تکمیل و توسعه مگیران میشود.
- پرداخت حق اشتراک و دانلود مقالات اجازه بازنشر آن در سایر رسانههای چاپی و دیجیتال را به کاربر نمیدهد.